Low-voltage high-performance III-V semiconductor MOSFETs for advanced CMOS nodes: impact of strain and interface traps / Osgnach, Patrik; Caruso, Enrico; Lizzit, Daniel; Palestri, Pierpaolo; Esseni, David; Selmi, Luca. - ELETTRONICO. - (2015), pp. 77-78. (Intervento presentato al convegno GE2015, 47th Conference tenutosi a Siena, Italy nel June 24-26, 2015).

Low-voltage high-performance III-V semiconductor MOSFETs for advanced CMOS nodes: impact of strain and interface traps

PALESTRI, Pierpaolo;SELMI, Luca
2015

2015
GE2015, 47th Conference
Siena, Italy
June 24-26, 2015
77
78
Osgnach, Patrik; Caruso, Enrico; Lizzit, Daniel; Palestri, Pierpaolo; Esseni, David; Selmi, Luca
Low-voltage high-performance III-V semiconductor MOSFETs for advanced CMOS nodes: impact of strain and interface traps / Osgnach, Patrik; Caruso, Enrico; Lizzit, Daniel; Palestri, Pierpaolo; Esseni, David; Selmi, Luca. - ELETTRONICO. - (2015), pp. 77-78. (Intervento presentato al convegno GE2015, 47th Conference tenutosi a Siena, Italy nel June 24-26, 2015).
File in questo prodotto:
File Dimensione Formato  
ge2015_proceedings_Osgnach.pdf

Accesso riservato

Dimensione 146.64 kB
Formato Adobe PDF
146.64 kB Adobe PDF   Visualizza/Apri   Richiedi una copia
Pubblicazioni consigliate

Licenza Creative Commons
I metadati presenti in IRIS UNIMORE sono rilasciati con licenza Creative Commons CC0 1.0 Universal, mentre i file delle pubblicazioni sono rilasciati con licenza Attribuzione 4.0 Internazionale (CC BY 4.0), salvo diversa indicazione.
In caso di violazione di copyright, contattare Supporto Iris

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11380/1163492
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus ND
  • ???jsp.display-item.citation.isi??? ND
social impact