Modeling, Design and Characterization of a new low Jitter Analog Dual Tuning LC-VCO PLL Architecture / Nonis, Roberto; Da Dalt, N; Palestri, Pierpaolo; Selmi, Luca. - IV:(2004), pp. 553-556. ( ISCAS 04: IEEE International Symposium on Circuits and Systems Vancouver, BC, can 23-26 May 2004).

Modeling, Design and Characterization of a new low Jitter Analog Dual Tuning LC-VCO PLL Architecture

PALESTRI, Pierpaolo;SELMI, LUCA
2004

2004
Inglese
ISCAS 04: IEEE International Symposium on Circuits and Systems
Vancouver, BC, can
23-26 May 2004
Proceedings ISCAS 2004
IV
553
556
4
078038251X
IEEE
345 E 47TH ST, NEW YORK, NY 10017 USA
Nonis, Roberto; Da Dalt, N; Palestri, Pierpaolo; Selmi, Luca
Atti di CONVEGNO::Relazione in Atti di Convegno
273
4
Modeling, Design and Characterization of a new low Jitter Analog Dual Tuning LC-VCO PLL Architecture / Nonis, Roberto; Da Dalt, N; Palestri, Pierpaolo; Selmi, Luca. - IV:(2004), pp. 553-556. ( ISCAS 04: IEEE International Symposium on Circuits and Systems Vancouver, BC, can 23-26 May 2004).
none
info:eu-repo/semantics/conferenceObject
File in questo prodotto:
Non ci sono file associati a questo prodotto.
Pubblicazioni consigliate

Licenza Creative Commons
I metadati presenti in IRIS UNIMORE sono rilasciati con licenza Creative Commons CC0 1.0 Universal, mentre i file delle pubblicazioni sono rilasciati con licenza Attribuzione 4.0 Internazionale (CC BY 4.0), salvo diversa indicazione.
In caso di violazione di copyright, contattare Supporto Iris

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11380/1162916
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus 2
  • ???jsp.display-item.citation.isi??? 1
social impact