Modeling of Phase-Interpolator-Based Clock and Data Recovery for High-Speed PAM-4 Serial Interfaces / Cortiula, Alessio; Menin, Davide; Bandiziol, Andrea; Driussi, Francesco; Palestri, Pierpaolo. - In: ELECTRONICS. - ISSN 2079-9292. - 14:10(2025), pp. 1-14. [10.3390/electronics14101979]

Modeling of Phase-Interpolator-Based Clock and Data Recovery for High-Speed PAM-4 Serial Interfaces

Palestri, Pierpaolo
2025

2025
Inglese
14
10
1979
1
14
clock and data recovery; high-speed I/O; jitter tolerance; PAM-4;
open
info:eu-repo/semantics/article
Contributo su RIVISTA::Articolo su rivista
262
Modeling of Phase-Interpolator-Based Clock and Data Recovery for High-Speed PAM-4 Serial Interfaces / Cortiula, Alessio; Menin, Davide; Bandiziol, Andrea; Driussi, Francesco; Palestri, Pierpaolo. - In: ELECTRONICS. - ISSN 2079-9292. - 14:10(2025), pp. 1-14. [10.3390/electronics14101979]
Cortiula, Alessio; Menin, Davide; Bandiziol, Andrea; Driussi, Francesco; Palestri, Pierpaolo
5
File in questo prodotto:
File Dimensione Formato  
CortiulaMDPI_2025.pdf

Open access

Tipologia: VOR - Versione pubblicata dall'editore
Licenza: [IR] creative-commons
Dimensione 2.74 MB
Formato Adobe PDF
2.74 MB Adobe PDF Visualizza/Apri
Pubblicazioni consigliate

Licenza Creative Commons
I metadati presenti in IRIS UNIMORE sono rilasciati con licenza Creative Commons CC0 1.0 Universal, mentre i file delle pubblicazioni sono rilasciati con licenza Attribuzione 4.0 Internazionale (CC BY 4.0), salvo diversa indicazione.
In caso di violazione di copyright, contattare Supporto Iris

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11380/1378148
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus 0
  • ???jsp.display-item.citation.isi??? 0
social impact